Controlador lógico programable básico con FPGA y redes neuronales

 

Authors
Ramírez Torres, Jorge Luis
Format
BachelorThesis
Status
publishedVersion
Description

En el presente documento se estructura una RNA (Red Neuronal Artificial) en una tarjeta FPGA (Field Programmable Gate Array) XC3S500E haciendo uso del Lenguaje para Descripción y Modelado de Circuitos VHDL, para diseñar la funcionalidad de un Controlador Lógico Programable que consta de cuatro entradas digitales y una salida digital. La arquitectura de la RNA modelada sobre la tarjeta FPGA está conformada por cuatro neuronas en la capa de entrada, tres neuronas en la capa oculta y una neurona en la capa de salida.

Publication Year
2015
Language
spa
Topic
SISTEMA DE CONTROL AUTOMÁTICO
REDES NEURONALES
AUTOMATIZACIÓN
PROGRAMACIÓN-MATLAB
Repository
Repositorio Universidad de las Fuerzas Armadas
Get full text
http://repositorio.espe.edu.ec/handle/21000/10274
Rights
openAccess
License